Gert Jervan

23.08.1974
6202261
gert.jervan@ttu.ee
http://www.ati.ttu.ee/~gerje/
http://www.ati.ttu.ee/~gerje/

Teenistuskäik

Töökohad ja ametid
01.01.2017–...    Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutisüsteemide instituut, Professor (1,00)
01.09.2013–...    Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Dekaan (1,00)
2012–2013    Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Teadusprodekaan (1,00)
2012–31.12.2016    Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Professor (1,00)
2007–2012    Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Vanemteadur (1,00)
2005–2006    Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool , Järeldoktor (1,00)
01.01.2002–31.12.2005    Linköpingi Ülikool, Rootsi. Projektijuht
01.01.1998–31.12.2005    Linköpingi Ülikool, Rootsi. Doktorant/assistent
01.01.1996–31.12.1998    Tallinna Tehnikaülikool. Insener.
01.01.1994–31.12.1996    Tallinna Kesklinna Koolidevaheline Õppekeskus. Õpetaja.
 
 
Haridustee
1998–2005    Linköpingi Ülikool, Rootsi, PhD
1997–1997    Fraunhofer Institute (Dresden, Saksamaa): külalistudeng (2 kuud).
1996–1996    HUT (Helsingi, Soome): „Low voltage, high-speed analog and digital VLSI design” (1 nädal).
1995–1995    TIMA Laboratories (Grenoble, Prantsusmaa): TEMPUS programmi tudeng (3 kuud).
1992–1998    Tallinna Tehnikaülikool, Eesti, MSc
 
 
Teadusorganisatsiooniline ja -administratiivne tegevus
2016−...    Informatics Europe - TTÜ esindaja
2014−...    IEEE Nordic Circuits and Systems Conference - programmikomitee liige
2014−...    ETAGi Eesti – Prantsuse ühisprogramm PARROT Eesti hindamiskomisjoni juht
2013−...    TTÜ nõukogu liiige
2012−...    Euroopa Komisjoni teadusdirektoraat, ekspert ja hindaja
2011−...    IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems, programmikomitee liige
2010−...    Reviewer: IET CDT, DATE, ITC, ETS, ATS, Euromicro DSD, MICPRO, IEEE Trans. on VLSI, IJERTCS, Integration, the VLSI Journal, JOLPE, IEEE Trans. on Education, IEEE Trans. on CAD, Journal of Parallel and Distributed Computing ja mitmed teised
2010−...    European Network of Excellence on High Performance and Embedded Architecture and Compilation (HiPEAC), liige
2010−...    EAEEIE (European Association for Education in Electrical and Information Engineering) aastakonverentside juhtkomitee liige
2009−...    European Workshop on Microelectronics Education, programmikomitee liige
2008−...    International Conference on Architecture of Computing Systems, programmikomitee liige
2008−...    European Workshop on Microelectronics Education, juhtkomitee liige
2007−...    IEEE Computer Society, liige, Eesti kapiitli juht (2007-2012)
2005−...    ACM, liige
1999−...    IEEE Test Technology Technical Council, liige
1998−...    IEEE, liige, vanemliige (2010)
2016−2016    11th International Symposium on Reconfigurable Communication-centric Systems-on-Chip (ReCoSoC 2016), üldjuht
2015−2015    TTÜ arengukava 2016-2020 koostamise komisjoni liige
2014−2014    10th European Workshop on Microelectronics Education, programmikomitee juht
2014−2014    ACM Transactions on Reconfigurable Technology and Systems, kaastoimetaja
2013−2013    Microprocessors and Microsystems: Embedded Hardware Design (MICPRO), kaastoimetaja
2013−2013    HiPEAC 2013 Autumn Computing Systems Week. Peakorraldaja.
2013−2013    8th International Workshop on Reconfigurable Communication Centric Systems-on-Chip (ReCoSoC 2013), programmikomitee juht
2011−2011    Erisessiooni Dependability in multiprocessor and reconfigurable SoCs korraldaja konverentsil 6th International Workshop on Reconfigurable Communication Centric Systems-on-Chip (ReCoSoC 2011)
2010−2010    Erisessiooni Power and Thermal Issues in 3D ICs korraldaja konverentsil IEEE International Workshop on Impact of Low Power Design on Test and Reliability (LPonTR)
2010−2010    Analog integrated circuits and signal processing, kaastoimetaja
2009−2012    Diagnostic Services in Network-on-Chips (DSNOC), Peakorraldaja, erisessioonide juht
2009−2012    EU FP7 REGPOT projekti CREDES koordinaator
2009−2012    Eesti Teadusfondi reaalteaduste ja tehnika ekspertkomisjoni liige
2008−2014    Norchip conference, PC liige
2008−2014    TTÜ arengukava 2011-2015 - autorite kollektiivi liige, strateegiakomisjoni liige
2008−2008    19. EAEEIE (European Association for Education in Electrical and Information Engineering) aastakonverents, Tallinn. Peakorraldaja
2008−2012    Workshop on Low Power Design Impact on Test and Reliability, PC liige
2008−2012    IEEE European Test Symposium, programmikomitee liige
2007−2014    Teaduse tippkeskuse CEBE juhtkomitee liige
2007−2009    Konverentsi DATE 2008 temaatiline workshop "Impact of Process Variability on Design and Test," München, Saksamaa. Põhikorraldaja
2006−2008    IKT doktorikooli aastakonverents. Peaorganisaator
2006−2008    Konverents Norchip 2008, Tallinn. Programmikomitee asejuht
2006−2012    Euromicro International Conference on Parallel, Distributed and Network-Based Computing, programmikomitee liige
2006−2009    EL temaatilise võrgustiku ELLEIEC liige
2005−2008    EL temaatilise võrgustiku EIE-Surveyor juhtkomitee liige
2005−2008    ETFi grandi Kiipvõrkudel põhinevate kiipsüsteemide veakindlus ja testimine vastutav täitja
2003−2006    Semiconductor Test Consortium, liige
2001−2001    IEEE European Test Workshop 2001, Stockholm, Rootsi. Finantsjuht.

Kvalifikatsioon

 
 
Teaduspreemiad ja tunnustused
2017, Gert Jervan, TTÜ rakenduslike teadustööde konkurssi esimene koht teadustööga „Energiasäästlikumad ja täpsemad algoritmid kiirendussensorite tootjale Bosch Sensortec rakendamiseks aktiivsusmonitorides“. Partner: BOCH Sensortec GmbH. Projektimeeskonna liikmed: Ivo Fridolin (juht), Kristjan Pilt, Deniss Karai, Gert Jervan, Mairo Leier, Maksim Gorev, Ardo Allik, Karl Erlenheim, Siiri Mägi, Tahir Nish.
2008, Gert Jervan, TTÜ aasta noorteadlane
2005, Gert Jervan, Boris Tamme nimeline preemia
 
 
Teadustöö põhisuunad
VALDKOND: 4. Loodusteadused ja tehnika; 4.6. Arvutiteadused; CERCS ERIALA: T120 Süsteemitehnoloogia, arvutitehnoloogia; PÕHISUUND: Sardsüsteemide disain, veakindlus, kiipsüsteemid ja kiipvõrgud, süsteemide test ja veakindlus. Selles valdkonnas on avaldatud üle 60 eelretsenseeritud teadusartikli, 6 raamatupeatükki ning varasemad tulemused on summeeritud kahes monograafias: High-Level Test Generation and Built-In Self-Test Techniques for Digital Systems (2002, ISBN: 91-7373-442-X) ja Hybrid Built-In Self-Test and Test Generation Techniques for Digital Systems (2005, ISBN: 91-85297-97-6).
 
 
Lisainfo
Tehnikateaduste litsensiaat (Teknologie licentiat), Linköpingi Ülikool, Rootsi, 2002

Lõppenud projektid

Juhendatud väitekirjad

Publikatsioonid

Klass
Aasta
Publikatsioon
 
3.1.
2017
3.1.
2017
3.1.
2017
3.1.
2017
3.1.
2017
3.1.
2016
3.1.
2016
3.1.
2016
3.1.
2015
3.1.
2015
3.1.
2015
3.1.
2015
3.2.
2015
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2013
3.1.
2013
2.3.
2012
3.1.
2012
3.1.
2012
3.1.
2012
1.2.
2011
3.1.
2011
3.1.
2011
3.1.
2011
3.1.
2011
1.1.
2010
1.1.
2010
1.2.
2010
3.1.
2010
3.1.
2010
4.1.
2010
4.1.
2010
4.2.
2010
3.1.
2009
3.4.
2009
3.4.
2009
1.1.
2008
3.1.
2008
3.1.
2008
3.1.
2008
3.1.
2008
3.5.
2008
4.1.
2008
4.1.
2008
6.3.
2008
3.1.
2007
3.1.
2007
3.1.
2007
3.2.
2007
3.4.
2007
3.5.
2007
6.3.
2007
6.3.
2007
1.1.
2006
1.1.
2006
1.2.
2006
3.1.
2006
3.1.
2006
3.4.
2006
3.4.
2006
3.5.
2006
2.3.
2005
3.1.
2005
3.1.
2005
3.1.
2005
3.1.
2005
3.2.
2005
3.1.
2004
3.1.
2004
3.1.
2004
3.2.
2004
3.5.
2004
3.1.
2003
3.1.
2003
3.2.
2003
2.3.
2002
3.1.
2002
3.1.
2002
3.1.
2002
3.1.
2001
3.4.
2001
3.1.
2000
3.4.
2000
3.4.
1999
3.4.
1999
3.1.
1998
3.1.
1998
3.4.
1998
3.4.
1998
3.4.
1998
3.4.
1998
3.4.
1998
1.2.
1997
3.2.
1997
3.4.
1997
3.4.
1997
3.4.
1997
3.4.
1997
3.1.
1996
3.4.
1996
3.4.
1996
3.4.
1996

Gert Jervan

23.08.1974
6202261
gert.jervan@ttu.ee
http://www.ati.ttu.ee/~gerje/
http://www.ati.ttu.ee/~gerje/

Career

Institution and occupation
01.01.2017–...    Tallinn University of Technology , School of Information Technologies, Department of Computer Systems, Professor (1,00)
01.09.2013–...    Tallinn University of Technology , School of Information Technologies, Dean (1,00)
2012–2013    Tallinn University of Technology , School of Information Technologies, Vice-Dean for Research (1,00)
2012–31.12.2016    Tallinn University of Technology , School of Information Technologies, Department of Computer Engineering , Professor (1,00)
2007–2012    Tallinn University of Technology , School of Information Technologies, Department of Computer Engineering , Senior Researcher (1,00)
2005–2006    Tallinn University of Technology , School of Information Technologies, Department of Computer Engineering , Chair of Computer Systems Test and Verification, Post-doc (1,00)
01.01.2002–31.12.2005    Linköping University, Sweden. Project manager
01.01.1998–31.12.2005    Linköping University, Sweden. Research assistant
01.01.1996–31.12.1998    Tallinn Univerity of Technology. Engineer
01.01.1994–31.12.1996    Tallinn Central Education Centre. Teacher.
 
 
Education
1998–2005    Linköping University, Sweden. PhD.
1997–1997    Fraunhofer Institute (Dresden, Germany): guest student (2 months).
1996–1996    HUT (Helsinki, Finland): „Low voltage, high-speed analog and digital VLSI design” (1 week).
1995–1995    TIMA Laboratories (Grenoble, France): TEMPUS student (3 months).
1992–1998    Tallinn University of Technology, Estonia. MSc.
 
 
R&D related managerial and administrative work
2016−...    Informatics Europe - TTÜ representative
2014−...    IEEE Nordic Circuits and Systems Conference - PC member
2014−...    Estonian-French joint program PARROT. Head of the Estonian evaluation committee
2013−...    TTÜ council member
2012−...    EC Directorate-General for Research & Innovation, expert and evaluator
2011−...    IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems, PC member
2010−...    Reviewer: IET CDT, DATE, ITC, ETS, ATS, Euromicro DSD, MICPRO, IEEE Trans. on VLSI, IJERTCS, Integration, the VLSI Journal, JOLPE, IEEE Trans. on Education, IEEE Trans. on CAD, Journal of Parallel and Distributed Computing and many others
2010−...    European Network of Excellence on High Performance and Embedded Architecture and Compilation (HiPEAC), member
2010−...    EAEEIE (European Association for Education in Electrical and Information Engineering) Annual Conferences - Steering Committee Member
2009−...    European Workshop on Microelectronics Education, PC member
2008−...    International Conference on Architecture of Computing Systems, PC member
2008−...    European Workshop on Microelectronics Education, steering committee member
2007−...    IEEE Computer Society. Member, chair of Estonian Chapter (2007-2012)
2005−...    ACM. Member
1999−...    IEEE Test Technology Technical Council. Member
1998−...    IEEE. Member, senior member since 2010
2016−2016    11th International Symposium on Reconfigurable Communication-centric Systems-on-Chip (ReCoSoC 2016), General Chair
2015−2015    Member of the TTÜ 2016-2020 development plan committee
2014−2014    10th European Workshop on Microelectronics Education, PC chair
2014−2014    ACM Transactions on Reconfigurable Technology and Systems, associate editor
2013−2013    Microprocessors and Microsystems: Embedded Hardware Design (MICPRO), associate editor
2013−2013    HiPEAC 2013 Autumn Computing Systems Week. General Chair
2013−2013    8th International Workshop on Reconfigurable Communication Centric Systems-on-Chip (ReCoSoC 2013). PC Chair
2011−2011    Organizer of the special session: Dependability in multiprocessor and reconfigurable SoCs at the 6th International Workshop on Reconfigurable Communication Centric Systems-on-Chip (ReCoSoC 2011)
2010−2010    Organizer of the special session: Power and Thermal Issues in 3D ICs at the IEEE International Workshop on Impact of Low Power Design on Test and Reliability (LPonTR)
2010−2010    Analog integrated circuits and signal processing, associate editor
2009−2012    Diagnostic Services in Network-on-Chips (DSNOC), main organizer, special session chair
2009−2012    Coordinator of the EU FP7 REGPOT project CREDES
2009−2012    Estonian Science Foundation. Expert commission for Physical Sciences and Engineering. Member
2008−2014    Norchip conference, PC member
2008−2014    Strategic Plan of Tallinn University of Technology 2011-2015 - member of the authors team, member of the strategy development committee
2008−2008    19th EAEEIE (European Association for Education in Electrical and Information Engineering) annual conference, Tallinn, Estonia. General Chair
2008−2012    Workshop on Low Power Design Impact on Test and Reliability, PC member
2008−2012    IEEE European Test Symposium, PC member
2007−2014    Center of research excellence CEBE - member of the management committee
2007−2009    DATE 2008 Friday Workshop "Impact of Process Variability on Design and Test," Munich, Germany. Main organizer
2006−2008    Annual Conference of the Estonian National Graduate School of ICT, main organizer.
2006−2008    Conference Norchip 2008, Tallinn, Estonia. Vice program chair
2006−2012    Euromicro International Conference on Parallel, Distributed and Network-Based Computing PC member
2006−2009    Member of the EU Thematic Network Enhancing Lifelong Learning for the Electrical and Information Engineering Community - ELLEIEC
2005−2008    EL thematic network EIE-Surveyor. Member of the managing team
2005−2008    PI of the Estonian Science Foundation grant Test and Fault Tolerance of Network-on-Chip Based Systems
2003−2006    Semiconductor Test Consortium, member
2001−2001    IEEE European Test Workshop 2001, Stockholm, Sweden. Finance Chair.

Qualifications

 
 
Honours & awards
2017, Gert Jervan, First prize at TTÜs applied research projects competition with work „Development and Evaluation of an Accelerometer based Calorimeter Algorithms" Partner: BOCH Sensortec GmbH. Team members: Ivo Fridolin (head of the project), Kristjan Pilt, Deniss Karai, Gert Jervan, Mairo Leier, Maksim Gorev, Ardo Allik, Karl Erlenheim, Siiri Mägi, Tahir Nish.
2008, Gert Jervan, Young scientist of the year, Tallinn University of Technology
2005, Gert Jervan, Boris Tamm postdoctoral award
 
 
Field of research
FIELD OF RESEARCH: 4. Natural Sciences and Engineering; 4.6. Computer Sciences; CERCS SPECIALTY: T120 Systems engineering, computer technology ; SPECIALITY: Natural Sciences and Engineering, Computer Sciences (Embedded systems design, fault tolerance and dependability; Systems-on-chip and networks-on-chip; Test and fault tolerance). In these domains more than 60 internationally reviewed papers and 3 book chapters have been published. The earlier results have been summarized in 2 monographies: "High-Level Test Generation and Built-In Self-Test Techniques for Digital Systems" (2002, ISBN: 91-7373-442-X) and "Hybrid Built-In Self-Test and Test Generation Techniques for Digital Systems" (2005, ISBN: 91-85297-97-6).
 
 
Additional information
Tech. Lic. (Teknologie licentiat). Linköping University, Sweden, 2002

Projects in progress

Completed projects

Supervised dissertations

Publications

Category
Year
Publication
 
3.1.
2017
3.1.
2017
3.1.
2017
3.1.
2017
3.1.
2017
3.1.
2016
3.1.
2016
3.1.
2016
3.1.
2015
3.1.
2015
3.1.
2015
3.1.
2015
3.2.
2015
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2014
3.1.
2013
3.1.
2013
2.3.
2012
3.1.
2012
3.1.
2012
3.1.
2012
1.2.
2011
3.1.
2011
3.1.
2011
3.1.
2011
3.1.
2011
1.1.
2010
1.1.
2010
1.2.
2010
3.1.
2010
3.1.
2010
4.1.
2010
4.1.
2010
4.2.
2010
3.1.
2009
3.4.
2009
3.4.
2009
1.1.
2008
3.1.
2008
3.1.
2008
3.1.
2008
3.1.
2008
3.5.
2008
4.1.
2008
4.1.
2008
6.3.
2008
3.1.
2007
3.1.
2007
3.1.
2007
3.2.
2007
3.4.
2007
3.5.
2007
6.3.
2007
6.3.
2007
1.1.
2006
1.1.
2006
1.2.
2006
3.1.
2006
3.1.
2006
3.4.
2006
3.4.
2006
3.5.
2006
2.3.
2005
3.1.
2005
3.1.
2005
3.1.
2005
3.1.
2005
3.2.
2005
3.1.
2004
3.1.
2004
3.1.
2004
3.2.
2004
3.5.
2004
3.1.
2003
3.1.
2003
3.2.
2003
2.3.
2002
3.1.
2002
3.1.
2002
3.1.
2002
3.1.
2001
3.4.
2001
3.1.
2000
3.4.
2000
3.4.
1999
3.4.
1999
3.1.
1998
3.1.
1998
3.4.
1998
3.4.
1998
3.4.
1998
3.4.
1998
3.4.
1998
1.2.
1997
3.2.
1997
3.4.
1997
3.4.
1997
3.4.
1997
3.4.
1997
3.1.
1996
3.4.
1996
3.4.
1996
3.4.
1996
  • Leitud 21 kirjet
ProgrammNumberNimiProjekti algusProjekti lõppVastutav täitjaAsutusRahastamine kokku
MUUSSNBDevelopment and Evaluation of a Accelerometer based Calorimeter Algorithm04.11.201529.04.2016Ivo FridolinTallinna Tehnikaülikool, TTÜ Tehnomeedikum, Biomeditsiinitehnika instituut, Biomeditsiinitehnika õppetool69 330,00 EUR
SFSF0142508s03Digitaalsüsteemide disain ja test01.01.200331.12.2007Raimund UbarTallinna Tehnikaülikool, Infotehnoloogia teaduskond658 321,94 EUR
MUUV359EIE-Surveyor. Euroopa IKT ja elektriinseneri alase hariduse tugipunkt01.10.200501.10.2008Gert JervanTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool 10 551,81 EUR
MUUVFP15002EL Horizon 2020 uurimisprojekt IMMORTAL01.03.201528.02.2018Jaan RaikTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool 377 750,00 EUR
MUUVERT422Elukestva õppe parendamine IKT valdkonnas01.10.200830.09.2011Gert JervanTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool 14 288,98 EUR
ETFETF6717FPGA põhine disaini valideerimiskeskkond01.01.200631.12.2009Peeter EllerveeTallinna Tehnikaülikool, Infotehnoloogia teaduskond41 608,03 EUR
MUUVFP15055Horisont 2020 Twinning projekt TTÜ võimekuse tõstmiseks nanoelektroonikal põhinevate usaldusväärsete küberfüüsikaliste süsteemide valdkonnas (TUTORIAL)01.01.201631.12.2018Jaan RaikTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool 518 000,00 EUR
MUUVERT585IKT ja elektrotehnika hariduse strateegiline suunamine Euroopa kõrgharidusinstitutsioonides01.10.201230.09.2015Gert JervanTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide projekteerimise õppetool 596 215,00 EUR
TKTAR8077Integreeritud elektroonikasüsteemide ja biomeditsiinitehnika tippkeskus CEBE07.07.200831.08.2015Raimund UbarTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut2 066 263,60 EUR
MUUBF50Isetestivate digitaalsüsteemide diagnostilise modelleerimise keskkond01.05.200731.12.2007Raimund UbarTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool 15 977,91 EUR
TKTAR16013 (EXCITE) (TK148)IT Tippkeskus EXCITE01.09.201631.08.2023Maarja KruusmaaTallinna Tehnikaülikool, Infotehnoloogia teaduskond, Biorobootika keskus; Tartu Ülikool, Loodus- ja täppisteaduste valdkond, Arvutiteaduse instituut; Tartu Ülikool, Loodus- ja täppisteaduste valdkond, Tehnoloogiainstituut; Cybernetica AS2 642 075,15 EUR
MUUVFP15031ITEE: Digitaalne võrgustunud majandus01.06.201501.06.2016Gert JervanTallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut112 250,00 EUR
ETFETF6829Kiipvõrkudel põhinevate kiipsüsteemide veakindlus ja testimine01.01.200631.12.2009Gert JervanTallinna Tehnikaülikool, Infotehnoloogia teaduskond42 519,15 EUR
MUUAR10076Magistriõppekava ''Arvutisüsteemid'' arendamine - COMPSYS01.09.201031.08.2013Peeter EllerveeTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut223 690,77 EUR
MUUÜLKAP44Sardsüsteemid ja komponendid (SARS)01.07.200630.06.2008Toomas RangTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Thomas Johann Seebecki elektroonikainstituut, Elektroonikadisaini õppetool3 582 120,08 EUR
MUUEITSA8Sardsüsteemide õppe-ja teaduslabori loomine01.07.200930.11.2012Gert JervanTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut166 170,29 EUR
MUUVFP17095Tehnoloogiasiire läbi rahvusvaheliste eksperimentide01.09.201731.08.2021Gert JervanTallinna Tehnikaülikool185 577,50 EUR
SFSF0140041s08Töökindlate sardsüsteemide disain01.01.200831.12.2013Raimund UbarTallinna Tehnikaülikool, Infotehnoloogia teaduskond1 504 530,37 EUR
MUUVFP534Ukraina riikliku lennundusülikooli "KhAI" sidumine Euroopa teadusruumiga01.12.201130.11.2014Gert JervanTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut51 895,00 EUR
IUTIUT19-1Usaldusväärsed mitmetuumalised arvutisüsteemid01.01.201431.12.2019Jaan RaikTallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutisüsteemide instituut1 048 000,00 EUR
MUUVFP382Usaldusväärsete süsteemide kompetentsikeskus01.03.200929.02.2012Gert JervanTallinna Tehnikaülikool; Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut983 099,97 EUR
  • Leitud 112 kirjet
PublikatsioonKlassifikaatorFail
Gordienko, Y; Stirenko, S; Alienin, O; Skala, K; Soyat, Z; Rojbi, A; López Benito, J.R; Artetxe González, E; Lushchyk, U; Sajn, L; Llorente Coto, A; Jervan, G; (2017). Augmented Coaching Ecosystem for Non-obtrusive Adaptive Personalized Elderly Care on the Basis of Cloud-Fog-Dew Computing Paradigm. In: Information and Communication Technology, Electronics and Microelectronics (MIPRO), 2017 40th International Convention on (387−392). Croatian Society for Information and Communication Technology, Electronics and Microelectronics - MIPRO.10.23919/MIPRO.2017.7973449.3.1.
Payandeh Azad, Siavoosh; Niazmand, Behrad; Kaur, Apneet; Raik, Jaan; Jervan, Gert; Hollstein, Thomas (2017). Automated area and coverage optimization of minimal latency checkers. 2017 22nd IEEE European Test Symposium (ETS). IEEE,.ETS.2017.7968211.3.1.
Payandeh Azad, Siavoosh; Niazmand, Behrad; Janson, Karl; Kogge Thilo; Raik, Jaan; Jervan, Gert; Hollstein, Thomas; (2017). Comprehensive Performance and Robustness Analysis of 2D Turn Models for Network-on-Chips. In: Comprehensive Performance and Robustness Analysis of 2D Turn Models for Network-on-Chips. The 50th International Symposium of Circuits and Systems (ISCAS 2017): IEEE [ilmumas].3.1.
Putkaradze, Tsotne; Payandeh Azad, Siavoosh; Niazmand Behrad; Raik, Jaan; Jervan, Gert; (2017). Fault-Resilient NoC Router with Transparent Resource Allocation. In: Fault-Resilient NoC Router with Transparent Resource Allocation (1−8). 12th International Symposium on Reconfigurable Communication-centric Systems-on-Chip (ReCoSoC 2017): IEEE.10.1109/ReCoSoC.2017.8016161.3.1.
Azad, Siavoosh Payandeh; Niazmand, Behrad; Janson, Karl; Nevin, George; Putkaradze, Tsotne; Oyeniran, Adeboye Stephen; Kaur, Apneet; Raik, Jaan; Jervan, Gert; Ubar, Raimund; Hollstein, Thomas (2017). From Online Fault Detection to Fault Management in Network-on-Chips: A Ground-Up Approach. In: Proc. of IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems - DDECS (1−6). Dresden: IEEE.DDECS.2017.7934565.3.1.
Allik, A.; Pilt, K.; Karai, D.; Fridolin, I.; Leier, M.; Jervan, G. (2016). Activity Classification for Real-time Wearable Systems: Effect of Window Length, Sampling Frequency and Number of Features on Classifier Performance. 2016 IEEE EMBS Conference on Biomedical Engineering and Sciences (IECBES): IEEE-EMBS Conference on Biomedical Engineering and Science, Kuala Lumpur, 4-8 December 2016. IEEE, 460−464.10.1109/IECBES.2016.7843493.3.1.
Siavoosh Payandeh Azad, Behrad Niazmand, Peeter Ellervee, Jaan Raik, Gert Jervan, Thomas Hollstein, (2016). SoCDep2: A framework for dependable task deployment on many-core systems under mixed-criticality constraints. 2016 11th International Symposium on Reconfigurable Communication-centric Systems-on-Chip (ReCoSoC). IEEE: IEEE Xplore, 1−6.10.1109/ReCoSoC.2016.7533903.3.1.
Saltarelli, P.; Niazmand, B.; Raik, J.; Hariharan, R.; Govind, V.; Hollstein, T.; Jervan, G. (2015). A framework for combining concurrent checking and on-line embedded test for low-latency fault detection in NoC routers. 9th International Symposium on Networks-on-Chip (NOCS) 2015. ACM, -.10.1145/2786572.2788713.3.1.
Saltarelli, P.; Niazmand, B.; Raik, J.; Hariharan, R.; Jervan, G.; Holistein, T. (2015). A Framework for Comprehensive Automated Evaluation of Concurrent Online Checkers. Euromicro Conference on Digital System Design (DSD) 2015. IEEE, 288−292.10.1109/DSD.2015.15.3.1.
Saltarelli, P.; Niazmand, B.; Hariharan, R.; Raik, J.; Jervan, G.; Hollstein, t. (2015). Automated Minimization of Concurrent Online Checkers for Network-on-Chips. 10th International Symposium on Reconfigurable Communication-centric Systems-on-Chip (ReCoSoC 2015). IEEE, 1−8.10.1109/ReCoSoC.2015.7238079.3.1.
Leier, Mairo; Pilt, Kristjan; Karai, Deniss; Jervan, Gert (2015). Smart Photoplethysmographic sensor for pulse wave registration at different vascular depths. The 37th Annual International Conference of the IEEE Engineering in Medicine and Biology Society, Milaano, Itaalia, 25-29 August, 2015. IEEE, 1849−1852.3.1.
Hariharan, Ranganathan; Niazmand, Behrad; Hollstein, Thomas; Raik, Jaan; Jervan, Gert (2015). Extended Checkers for Control Part of Routers in Network-on-Chips. In: MEDIAN Workshop (1−6). EU COST.3.2.
Kharchenko, V. ; Kulanov, V. ; Jervan, G. (2014). Dependable embedded systems: FP7 KhAI-ERA project experience. 10th European Workshop on Microelectronics Education (EWME) (26−30).. IEEE.10.1109/EWME.2014.6877389.3.1.
Kruus, Helena ; Jervan, Gert (2014). Evaluation of SysML software for teaching systems engineering basics. 2014 25th EAEEIE Annual Conference (29−32).. IEEE.10.1109/EAEEIE.2014.6879379.3.1.
Niazmand, Behrad; Hariharan, Ranganathan; Govind, Vineeth; Jervan, Gert; Hollstein, Thomas; Raik, Jaan (2014). Extended Checkers for Logic-Based Distributed Routing in Network-on-Chips. In: Baltic Electronic Conference, Laulasmaa, Estonia (1−4). IEEE.3.1.
Niazmand, Behrad; Hariharan, Ranganathan; Govind, Vineeth; Jervan, Gert; Hollstein, Thomas; Raik, Jaan (2014). Extended Checkers for Logic-Based Distributed Routing in Network-on-Chips. In: Baltic Electronic Conference, Laulasmaa, Estonia (1−4). IEEE.3.1.
Bagheri, Mehrdad; Jervan, Gert (2014). Fault-tolerant scheduling of mixed-critical applications on multi-processor platforms. 2014 International Conference on Embedded and Ubiquitous Computing (25−32).. IEEE.10.1109/EUC.2014.13.3.1.
Mrozek, Z.; Lhotska, L.; Friesel, A.; Ligusova, J.; Welzer, T.; Grout, I.; Jervan, G.; Marner, C.B. (2014). Legislation and policies for disabled students in European Countries. Information Technology Based Higher Education and Training (ITHET), 2014 (1−9).. IEEE.10.1109/ITHET.2014.7155710.3.1.
Leier, M.; Jervan, G. (2014). Miniaturized wireless monitor for long-term monitoring of newborns. BEC 2014 : 14th biennial Baltic Electronics Conference : proceedings of the 14th biennial Baltic Electronics Conference : Tallinn University of Technology, October 6-8, 2014, Tallinn, Estonia. Tallinn, 2014.: Baltic Electronics Conference, October 6-8, Tallinn, Estonia. Tallinn University of Technology, 193−196.3.1.
Ligusova, J.; Thiriet, J.-M.; Massich, J.; Bencheva, N.; Jervan, G. (2014). Reflections about the integration of global challenges into higher education future programs: Application in the field of ICT security. Information Technology Based Higher Education and Training (ITHET), 2014 (1−8).. York, UK: IEEE.10.1109/ITHET.2014.7155708.3.1.
Leier, M.; Jervan, G.; Stork, W. (2014). Respiration Signal Extraction From Photoplethysmogram Using Pulse Wave Amplitude Variation. The 2014 IEEE International Conference on Communications (ICC), Sydney, Australia, June 10-14, 2014. IEEE, 3541−3546.3.1.
Kruus, Helena ; Robal, Tarmo ; Jervan, Gert (2014). SysML in systems engineering course. Proceedings of the 10th European Workshop on Microelectronics Education (EWME): 10th European Workshop on Microelectronics Education EWME 2014, Tallinn, ESTONIA, May 14-16, 2014. IEEE, 177−181.10.1109/EWME.2014.6877421.3.1.
Tagel, Mihkel; Ellervee Peeter; Jervan, Gert (2014). System-Level Design of NoC-Based Dependable Embedded Systems. In: Nanotechnology: Concepts, Methodologies, Tools, and Applications (478−512). IGI Global.10.4018/978-1-4666-5125-8.3.1.
Kruus, Helena; Robal, Tarmo ; Jervan, Gert (2014). Teaching modeling in SysML/UML and problems encountered. Proceedings of the 25th Annual Conference on European Association for Education in Electrical and Information Engineering EAEEIE: 25th EAEEIE (European Association for Education in Electrical and Information Engineering) Annual Conference, Cesme, Izmir, Turkey, 30.05-01.06.2014. Ed. Bahar Karaoglan. IEEE, 33−36.10.1109/EAEEIE.2014.6879380.3.1.
Leier, M.; Jervan, G. (2013). Sleep apnea pre-screening on neonates and children with shoe integrated sensors. 2013 NORCHIP 11–12 November, 2013 Vilnius, LITHUANIA: Norchip 2013, Vilnius, Lithuania, November 11-12, 2013. IEEE, 1−4.10.1109/NORCHIP.2013.6702029.3.1.
  • Leitud 20 kirjet
PealkiriJuhendatavKraadJuhendajaKaitsmise staatusKaitsmise aastaAsutus
Application deployment on MPSoC Architectures under dependability and mixed-criticality constraintsPayandeh Azad, SiavooshdoktorikraadThomas Hollstein; Gert JervanJuhendamiselTallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutisüsteemide instituut
Automatic behavioral test generation by using a constraint solverYuanhui Sunmagistrikraad (teaduskraad)Gert JervanKaitstud2002Linköpingi ülikool, Rootsi
Automatic generation of task graphsNikiforov, DenissmagistrikraadGert JervanKaitstud2008Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Biooptical signal processing from wearable devices for prevention and early diagnosis of cardiorenal diseasesAllik, ArdodoktorikraadIvo Fridolin; Kristjan Pilt; Gert JervanJuhendamiselTallinna Tehnikaülikool, TTÜ Tehnomeedikum, Biomeditsiinitehnika instituut
Dependability improvements of NoC-based systemsNiazmand, BehraddoktorikraadGert Jervan; Jaan RaikJuhendamiselTallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Deterministlik võrguliikluse generaator kiipvõrgu simulaatorileTagel, Mihkelmagistrikraad (teaduskraad)Gert Jervan; Peeter EllerveeKaitstud2006Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Elektrokardiogrammi QRS-kompleksi tuvastusalgoritmide efektiivsuse võrdlusUMBORG, URMASmagistrikraadMairo Leier; Gert JervanKaitstud2011Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool
Embedded Software Solutions for Development of Marine Navigation Light SystemsMoorits, ErkkidoktorikraadGert JervanKaitstud2016Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Energy Minimization for Hybrid BIST in a System-on-ChipShchenova, Tatjanamagistrikraad (teaduskraad)Gert JervanKaitstud2005Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool
Evaluation of the Impact of the Number of TSVs in 3D NoCsJaanus AlnekmagistrikraadGert JervanKaitstud2014Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Extraction of task-level parallelismVassili ZdanovmagistrikraadGert JervanKaitstud2008Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Fault tolerant scheduling of mixed criticality applicationsBagheri Majdabadi, MehrdadmagistrikraadGert JervanKaitstud2013Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Kehalähedase sensorvõrgustiku süsteemi arendus. Südame rütmi jälgimise süsteem.Leier, MairomagistrikraadMaksim Jenihhin; Gert JervanKaitstud2010Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Memory consistency and cache coherency in networks on chip based multi-core systemsŠebek, RadomirmagistrikraadThomas Hollstein; Gert JervanKaitstud2012Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Scalable Open Platform for Reliable Medical SensoricsLeier, MairodoktorikraadGert JervanKaitstud2016Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Scheduling of applications with mixed criticality requirementsZahra JafarimagistrikraadGert JervanKaitstud2013Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
System-Level Design of Timing-Sensitive Network-on-Chip Based Dependable SystemsTagel, MihkeldoktorikraadGert JervanKaitstud2012Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool
Temperatuuri-teadlik testide planeerimine 3D arhitektuuriga kiipidelAuli LeppmagistrikraadGert JervanKaitstud2009Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut
Test Time Minimization for Parellel Hybrid BIST ArchitecturesJenihhin, Maksimmagistrikraad (teaduskraad)Raimund Ubar; Gert JervanKaitstud2004Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool
X-Y marsruutimisalgoritmil põhineva kiipvõrgu testimise simulaatorMäeker, PeetermagistrikraadGert JervanKaitstud2007Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutisüsteemide diagnostika ja verifitseerimise õppetool